为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司(Synopsys, Inc.)日前发布其专为支持多种处理器内核的优化实现而设计的套件,以作为DesignWare Duet嵌入式存储器以及逻辑库IP组合的扩展。此次发布的全新DesignWare HPC(高性能内核)设计套件包括一整套高速和高密度存储器实例和标准单元库,它们可使SoC设计师优化其片上CPU、GPU和DSP IP内核,以实现最大的速度、最小的面积或最低的功耗,或针对其特殊的应用需求实现上述三者的最优化平衡。
新品亮点:
• 同一个包括标准单元库和存储器实例的设计套件(以下简称设计套件)可优化一个系统级芯片(SoC)上的所有处理器内核,该设计套件包括超高密度的存储器编译器和超过125种全新的标准单元和存储器实例
• 可使主CPU内核的性能提高达10%,GPU内核功耗降低达 25%、面积缩小达10%,如Imagination Technologies公司的PowerVR Series6 IP内核
• 与重要合作伙伴紧密合作开发,包括:Imagination Technologies、CEVA和芯源科技(VeriSilicon)
• 通过Synopsys的FastOpt服务,在短短的四到六周内即可实现优化的处理器内核
图 Synopsys 逻辑产品市场经理介绍新的标准单元库及存储套件